当前位置: 首页 > news >正文

聊城网站网站建设微信公司

聊城网站网站建设,微信公司,php 网站 服务器,深圳做二类学分的网站NI VeriStand中的硬件I / O延迟时间 - NI 适用于 软件 VeriStand 问题详述 在我的VeriStand项目中#xff0c;我要从DAQ或FPGA硬件中获取数据#xff0c;在模型中处理输出#xff0c;然后输出数据。在硬件输入和输出之间#xff0c;我应该期望什么样的延迟#xff1f;如…NI VeriStand中的硬件I / O延迟时间 - NI 适用于 软件 VeriStand 问题详述 在我的VeriStand项目中我要从DAQ或FPGA硬件中获取数据在模型中处理输出然后输出数据。在硬件输入和输出之间我应该期望什么样的延迟如何减少延迟 解决方案 硬件输入和输出延迟取决于系统定义文件中指定的执行模式。在系统资源管理器的“控制器”页面上可以选择“并行执行”模式或“低延迟执行”模式。在这些执行模式下以下行为适用于DAQ和FPGA硬件输入/输出 并行执行DAQ和FPGA-默认 第一个循环-采集硬件输入并将其传递给模型。第二个循环-模型处理获取的数据并生成输出数据。此数据已发送到输出缓冲区但尚未生成。第三循环-生成硬件输出。 因此从输入到输出存在两个滴答延迟。 低延迟执行DAQ和FPGA-默认 第一个循环-采集硬件输入并将其传递给模型。该模型处理获取的数据并生成输出数据。此数据已发送到输出缓冲区但尚未生成。第二个循环-生成硬件输出。 因此从输入到输出只有一个滴答延迟。 对于DAQ硬件输入和输出任务使用相同的硬件采样时钟因此必须等待下一个滴答更新输出信号。另一方面FPGA任务使用反馈节点将数据按硬件时序写入输出。可以删除这些反馈节点因此将在同一循环迭代中生成输出信号。但是这样做将导致FPGA IO输出没有硬件定时。这将导致代码中更多的抖动因此请记住此方法会牺牲一些确定性。在这种情况下以下行为适用 并行执行FPGA-无硬件定时 第一个循环-采集硬件输入并将其传递给模型。第二循环-模型处理获取的数据并生成输出数据。该数据被发送到输出缓冲区并由硬件生成。 因此存在一个滴答延迟加上从输入到输出的大约高优先级HP循环持续时间。 低延迟执行FPGA-无硬件定时 第一个循环-采集硬件输入并将其传递给模型。该模型处理获取的数据并生成输出数据。该数据被发送到输出缓冲区并由硬件生成。 因此从输入到输出大约有HP Loop持续时间的延迟。在这种情况下HP循环持续时间将比并行执行设置更长因为HP循环持续时间包括模型执行时间。 相关信息 选择低延迟执行设置需要权衡。此设置可以最大程度地减少延迟和CPU使用率但也可以大大降低系统的执行速度。选择并行执行以提高执行速度。
http://www.hkea.cn/news/14516661/

相关文章:

  • 个人网站主页设计教程贵州网站备案
  • 桂林网站设计中国建设银行员工学习网站
  • 帝国网站管理 上一条 下一条 链接 信息id 信息发布时间做学校网站
  • 洛夕网站建设沈阳做网站的公司推荐
  • 雅安网站制作做网站栏目都包括什么
  • 北京专业设计网站福建建设人才市场官方网站
  • 网站微信支付怎么做网站该如何做
  • asp手机网站管理系统柳市网站建设公司
  • 教育类网站开发费用大连里程科技做网站
  • 怎么样做团购网站太原做网络推广的公司
  • 企业网站建设运营方案北京市通信管理局 网站备案
  • 网站维护企业营销型网站设计服务商
  • 强的网站建设上海网页设计方法
  • 搬瓦工的主机做网站网站后台如何修改新闻发布时间
  • 建筑网站排行榜wordpress localhost
  • 网站做导航的地图英语培训学校网站怎么做
  • 遵化市城乡建设规划局网站手机网站你了解的
  • 网站打开速度变慢建德网站设计公司
  • 南宁网站建公司电话号码便宜的购物app
  • 做网站要几个人 要多少钱北京网站设计开发公司
  • 十大卖衣服网站新乡网站建设制作公司
  • 时光轴网站天河区建设网站
  • asp access网站架设教程主页网页设计
  • 微网站功能介绍搜索引擎优化的主要工作
  • 医院手机网站建设网站导航app
  • 深圳建设工程协会网站网络系统建设方案
  • 图片网站模板下载wordpress上传与安装包
  • 重庆做网站电话制作英文网站多少钱
  • 网站维护的作用深圳网络营销策划
  • 2017网站开发兼职普宁旅游网站设计方案