珠海新盈科技网站建设,大学生活网站设计,减粘装置,上海做网站哪家好还是不太理解#xff0c;我之前一直以为#xff0c;对axis总线#xff0c;每一级的寄存器就像fifo一样#xff0c;一级一级的分级存储最后一级需要的数据。#xff08;现在看来#xff0c;我这个理解应该也是没有问题的#xff09; 如下图#xff0c;一开始是在解析axi…还是不太理解我之前一直以为对axis总线每一级的寄存器就像fifo一样一级一级的分级存储最后一级需要的数据。现在看来我这个理解应该也是没有问题的 如下图一开始是在解析axis流形式的数据包数据包一直都能输出所以valid一直是拉高的。 数据流比喻成水流到下图所示的管道的1部分的下端之后接下来下级也就是如下图所示的水管的2部分装满数据之后也就是水管注满水之后下面的模块又有背压传递上来也就是时不时有人在下面用手把水管堵住所以这个axisstream水流会开始被堵住流速减慢。在上图的parser_top看来就是t_valid一直是拉高的但是ready为0的频率明显拉高。 那么理论上如果 从一个简单的角度去看看输出端的吞吐