当前位置: 首页 > news >正文

做网站的公司合肥wordpress 插件 文章

做网站的公司合肥,wordpress 插件 文章,鹤山市住房和城乡建设局网站,seo网络优化是做什么的通过#xff08;一#xff09;可以看出#xff0c;对于远程固件升级实际上是通过调用flash不同区域的bit实现#xff0c;通过golden image和update image共同保障了系统的稳定性。在项目中如果将flash的时钟直接绑定FPGA后进行约束#xff0c;在综合编译时是无法通过的。这…通过一可以看出对于远程固件升级实际上是通过调用flash不同区域的bit实现通过golden image和update image共同保障了系统的稳定性。在项目中如果将flash的时钟直接绑定FPGA后进行约束在综合编译时是无法通过的。这是因为CCLK_0管脚内部被占用因此在设计时需要通过其它方式来对该引脚进行配置以KC705开发板为例根据Xilinx UG470文档可以得出可以使用STARTUPE2原语来对CCLK_0时钟进行获取和配置时钟。 STARTUPE2 #( .PROG_USR(“FALSE”), // Activate program event security feature. Requires encrypted bitstreams. .SIM_CCLK_FREQ(0.0) // Set the Configuration Clock Frequency(ns) for simulation. ) STARTUPE2_inst ( .CFGCLK(), // 1-bit output: Configuration main clock output .CFGMCLK(), // 1-bit output: Configuration internal oscillator clock output .EOS(), // 1-bit output: Active high output signal indicating the End Of Startup. .PREQ(), // 1-bit output: PROGRAM request to fabric output .CLK(0), // 1-bit input: User start-up clock input .GSR(0), // 1-bit input: Global Set/Reset input (GSR cannot be used for the port name) .GTS(0), // 1-bit input: Global 3-state input (GTS cannot be used for the port name) .KEYCLEARB(1), // 1-bit input: Clear AES Decrypter Key input from Battery-Backed RAM (BBRAM) .PACK(1), // 1-bit input: PROGRAM acknowledge input .USRCCLKO(outSpiClk), // 1-bit input: User CCLK input // For Zynq-7000 devices, this input must be tied to GND .USRCCLKTS(0), // 1-bit input: User CCLK 3-state enable input // For Zynq-7000 devices, this input must be tied to VCC .USRDONEO(1), // 1-bit input: User DONE pin output control .USRDONETS(1) // 1-bit input: User DONE 3-state enable output ); 引脚名称类型描述CLK输入用户启动时钟引脚。来自驱动设备启动序列时钟的FPGA逻辑的输入。为启动序列提供用户定义的CCLK。Spartan 7 7S6和7S15设备不支持启动序列的用户定义CCLKITSTREAM.STARTUP.STARTUPCLK属性的UserClk值。GSR输入一般将其设置为低电平表示禁用GTS输入全局三态引脚作用是将配置库以外的用户I/O都配置成高阻态一般情况将其设置为低电平。KEYCLEARB输入从电池支持的RAM中清除AES解密器秘钥。FPGA结构的低电平输入。当数据表中的TPROGRAM延时保持低电平时该引脚会从电池备份RAM(BBRAM)中擦除解密秘钥的内容。PACK输入PROGRAM_B或JPROGRAM确认。FPGA逻辑的输入用于“确认”PROGRAM_B信号的断言并允许PROGRAM_B状态机的其余部分继续重置FPGA。仅当设置了PROG_USR属性时此引脚才启用。PREQ输出FPGA逻辑需要PROGRAM_B脉冲或JPROGRAM。FPGA逻辑的输出。此引脚是PROGRAM_B状态机重置设备的“请求”允许PROGRAM_B请求被门控直到设计处于可以完成重置的状态。仅当设置了PROG_USR属性时此引脚才启用。USRCCLKO输入CCLK引脚。配置后FPGA逻辑的输入将定制的逻辑生成时钟频率驱动到FPGA CCLK引脚上。可用于外部配置后访问SPI闪存设备。更多详细信息请参见USRCCLKO。USRCCLKTS输入用户CCLK三态启用CCLK引脚。FPGA逻辑的高电平输入在配置后使用时将FPGA CCLK引脚置于高Z状态。对于大多数应用此引脚应系低。USRDONEO输入完成引脚输出值。连接到FPGA DONE引脚的FPGA逻辑的输入。USRDONETS输入用户完成了DONE引脚的三态启用。FPGA逻辑的高电平输入使DONE进入高阻状态。通常设置为低电平用来启用DONE。CFGCLK输出配置逻辑主时钟输出。FPGA逻辑的输出。从专用内部环形振荡器输出时钟信号其中典型频率由比特流配置速率选项定义。输出仅在配置期间以及启用持久性的主模式下处于活动状态。CFGMCLK输出配置内部振荡器时钟输出。FPGA逻辑的输出。从专用内部环形振荡器输出典型频率为65 MHz的时钟信号。EOS输出启动结束。高电平输出将EOS标志回声到FPGA逻辑中。可以用作指示FPGA已准备好运行的复位信号。 部分信号的默认时序图如图1所示。 图1 STARTUPE2部分引脚时序图 如果是通过该原语进行Flash的控制可直接复制本文中原语的设置仅需要更新自己的时钟信号即可。
http://www.hkea.cn/news/14311829/

相关文章:

  • 常见网站模式东莞 网站 建设 汽车
  • 戴尔公司网站建设成功的关键是什么浅议我国旅游景点网站的建设
  • wordpress 微网站模板2022企业所得税优惠政策
  • 百度宣传推广大连seo关键词排名
  • 雕刻业务网站怎么做成都网页制作培训机构
  • 贵阳网站开发哪家便宜前几年做那些网站能致富
  • 国外优秀企业网站赣州91人才网赣州招聘信息
  • 合肥网站推广 公司哪家好直接下载app到手机上
  • 做彩妆发哪个网站浏览量高深圳网站建设哪个最好
  • 小程序源码之家网站建设及优化方案
  • 医院网站后台管理系统登录网站制作二级网页怎么做
  • 0基础学网站设计制图平台
  • 管理系统网站模板旅游网站开发系统分析
  • 临沂网站开发公司电话怎样做网站吸引客户
  • 建设特效网站图片在线设计网站
  • 南京建设教育网站wordpress火车头插件防重复
  • 泸州免费做网站重庆百度竞价推广
  • 公司免费建网站网站排名带照片怎么做
  • 静海网站建设制作wordpress 手机版主题
  • 天马网络 网站建设网络推广方案下拉管家xiala11
  • 个人网站 做啥好wordpress如何禁用谷歌地图
  • 阿里网站制作需要多少钱机械网站 英文
  • 定制化网站门户网站开发jz190
  • 中国风网站表现佛山论坛建站模板
  • 网站是否被k网站如何做等级保护
  • 在线网站做情侣头像中国建设银行官方网站下载安装
  • 站长之家网站素材wordpress title 8211
  • 深圳专业做公司网站找公司做网站需要注意什么
  • 泉州专业建站品牌ci设计
  • 网站建设费用价格明细表wordpress如何选择对应模板